# Санкт-Петербургский политехнический университет Петра Великого Институт компьютерных наук и технологий Кафедра компьютерных систем и программных технологий

# Лабораторная №11

Предмет: Проектирование реконфигурируемых гибридных вычислительных систем

Тема: Latency

Задание 1

Студенты:

Соболь В.

Темнова А.С.

Группа: 13541/3

Преподаватель:

Антонов А.П.

# Содержание

| 1.         | Задание                  | 3          |
|------------|--------------------------|------------|
| 2.         | Исходный код             | 5          |
| 3.         | Скрипт                   | 6          |
| 4.         | Моделирование            | 7          |
| <b>5</b> . | Решение 1а               | 8          |
|            | 5.1. Директивы           | 8          |
|            | 5.2. Синтез              |            |
|            | 5.3. C/RTL моделирование | 11         |
| 6.         | Решение 2а               | 12         |
|            | 6.1. Директивы           | 12         |
|            | 6.2. Синтез              |            |
|            | 6.3. C/RTL моделирование | 15         |
| 7.         | Решение За               | 15         |
|            | 7.1. Директивы           | 15         |
|            | 7.2. Синтез              | 16         |
|            | 7.3. C/RTL моделирование | 19         |
| 8.         | Решение 4а               | 19         |
|            | 8.1. Директивы           | 19         |
|            | 8.2. Синтез              |            |
|            | 8.3. C/RTL моделирование |            |
| 9.         | Вывод                    | <b>2</b> 3 |

# 1. Задание

- 1. Создать проект lab11 1
- 2. Микросхема: xa7a12tcsg325-1q
- 3. Создать функцию, содержащую цикл по образцу

```
Add: for(int i = 0; i < N; i++) {
    a[i] = b[i] + c[i];
}
```

N = 16

- 4. Создать тест lab11\_1\_test.c для проверки функции. Осуществить моделирование (с выводом результатов в консоль)
- 5. Исследование:
- 6. Solution 1a
  - задать: clock period 10; clock\_uncertainty 0.1
  - установить реализацию ПО УМОЛЧАНИЮ
  - осуществить синтез для:
    - привести в отчете:
      - \* performance estimates=>summary (timing, latency)
      - \* utilization estimates=>summary
      - \* performance Profile
      - \* Resource profile
      - \* scheduler viewer (выполнить Zoom to Fit)
        - · На скриншоте показать Latency
        - · На скриншоте показать Initiation Interval
      - \* resource viewer (выполнить Zoom to Fit)
        - · На скриншоте показать Latency
        - · На скриншоте показать Initiation Interval
  - Выполнить cosimulation и привести временную диаграмму
- 7. Solution 2a
  - задать: clock period 10; clock\_uncertainty 0.1
  - установить реализацию UNROLL (без опций)
  - осуществить синтез
    - привести в отчете:
      - \* performance estimates=>summary (timing, latency)
      - \* utilization estimates=>summary
      - \* performance Profile

- \* Resource profile
- \* scheduler viewer (выполнить Zoom to Fit)
  - · На скриншоте показать Latency
  - · На скриншоте показать Initiation Interval
- \* resource viewer (выполнить Zoom to Fit)
  - · На скриншоте показать Latency
  - · На скриншоте показать Initiation Interval
- Выполнить cosimulation и привести временную диаграмму
- 8. Сравнить два решения (solution\_1a и solution\_2a) и сделать выводы: зависимость от UNROLL; объяснить (посчитать) число циклов Latency, II...
- 9. Solution 3a
  - задать: clock period 10; clock uncertainty 0.1
  - $\bullet$  установить реализацию UNROLL (factor  $4 + exit \ check$ )
  - осуществить синтез
    - привести в отчете:
      - \* performance estimates=>summary (timing, latency)
      - \* utilization estimates=>summary
      - \* performance Profile
      - \* Resource profile
      - \* scheduler viewer (выполнить Zoom to Fit)
        - · На скриншоте показать Latency
        - · На скриншоте показать Initiation Interval
      - \* resource viewer (выполнить Zoom to Fit)
        - · На скриншоте показать Latency
        - · На скриншоте показать Initiation Interval
  - Выполнить cosimulation и привести временную диаграмму
- 10. Сравнить два решения (solution\_2a и solution\_3a) и сделать выводы: зависимость от Unroll (factor  $4 + exit \ check$ ); объяснить (посчитать) число циклов Latency, II...
- 11. Solution 4a
  - задать: clock period 10; clock uncertainty 0.1
  - установить реализацию UNROLL (factor 4 без exit check)
  - осуществить синтез
    - привести в отчете:
      - \* performance estimates=>summary (timing, latency)
      - \* utilization estimates=>summary
      - \* performance Profile
      - \* Resource profile
      - \* scheduler viewer (выполнить Zoom to Fit)
        - · На скриншоте показать Latency

- · На скриншоте показать Initiation Interval
- \* resource viewer (выполнить Zoom to Fit)
  - · На скриншоте показать Latency
  - $\cdot$  На скриншоте показать Initiation Interval
- Выполнить cosimulation и привести временную диаграмму
- 12. Сравнить два решения (solution\_3a и solution\_4a) и сделать выводы: зависимость от Unroll (factor 4 без *exit check*); объяснить (посчитать) число циклов Latency, II...

# 2. Исходный код

Ниже приведен исходный код устройства и теста.

```
#include "lab11_1.h"
void lab11_1(int a[N], int b[N], int c[N])

{
   int i;
   Add:for (i = 0; i < N; i++)
   {
      a[i] = b[i] + c[i];
   }
}</pre>
```

Рис. 2.1. Исходный код устройства

```
1 #define N 16
```

Рис. 2.2. Заголовочный файл

```
1 #include < stdio.h>
  #include "lab11 1.h"
3
4
  int main()
5
6
    int a_actual[N], a_expected[N], b[N], c[N];
    int passed = 1;
7
8
    int i;
9
    for(i = 0; i < N; i++)
10
     b[i] = i;
11
     c[i] = i * i * 3;
12
13
     a_{expected}[i] = b[i] + c[i];
14
15
16
    lab11_1(a_actual,b,c);
17
18
    for (i = 0; i < N; i++)
19
20
      printf("Expected [\%d] actual [\%d] n", a_expected [i], a_actual [i]);
21
      if(a expected[i] != a actual[i])
22
23
       passed = 0;
24
      }
25
    }
26
    if (passed != 1) {
27
      28
29
    } else {
      30
31
32 }
```

Рис. 2.3. Исходный код теста

# 3. Скрипт

Ниже приводится скрипт, для автоматизации выполнения лабораторной работы.

```
open project -reset lab11 1
2
3 add_files lab11_1.c
  add_files -tb lab11_1_test.c
  set_top lab11_1
7
  set solutions [list 1a 2a 3a 4a]
8
9
  foreach sol $solutions {
10
     open solution solution sol -reset
     \mathtt{set\_part} \ \{\mathtt{xa7a12tcsg325} - \mathtt{lq}\}
11
12
     create clock -period 10ns
13
     set clock uncertainty 0.1
14
     if \{\$sol = "2a"\} \{
15
       {\tt set\_directive\_unroll~"lab11\_1/Add"}
16
17
18
     if {$sol == "3a"} {
       set_directive_unroll -factor 4 "lab11_1/Add"
19
20
     if \{\$sol = "4a"\}
21
22
       set_directive_unroll -factor 4 -skip_exit_check "lab11_1/Add"
23
24
25
     csim design
     csynth\_design
26
27
     cosim_design -trace_level all
28
29
30 exit
```

Рис. 3.1. Скрипт

# 4. Моделирование

Ниже приведены результаты моделирования.

```
INFO: [APCC 202-1] APCC is done.
   Generating csim.exe
Expected [0] actual [0]
Expected [4] actual [4]
Expected [14] actual [14]
Expected [30] actual [30]
Expected [52] actual [52]
Expected [80] actual [80]
Expected [114] actual [114]
Expected [154] actual [154]
Expected [200] actual [200]
Expected [252] actual [252]
Expected [310] actual [310]
Expected [374] actual [374]
Expected [444] actual [444]
Expected [520] actual [520]
Expected [602] actual [602]
Expected [690] actual [690]
-----Test passed-----
INFO: [SIM 211-1] CSim done with 0 errors.
INFO: [SIM 211-3] ************ CSIM finish *******
```

Рис. 4.1. Результаты моделирования

По результатам моделирования видно, что устройство работает корректно.

### 5. Решение 1а

# 5.1. Директивы

В данном решения были установлены директивы, приведённые ниже.



Рис. 5.1. Директивы

# 5.2. Синтез

По оценке производительности видно, что устройство соответствует заданным критериям.

# Performance Estimates Timing (ns) Summary Clock Target Estimated Uncertainty ap\_clk 10.00 7.006 0.10 Latency (clock cycles) Summary Latency Interval min max min max Type 33 33 33 33 none

Рис. 5.2. Performance estimates

## **Utilization Estimates**

# Summary

| Name            | BRAM_18K | DSP48E | FF    | LUT  |
|-----------------|----------|--------|-------|------|
| DSP             | -        | -      | -     | -    |
| Expression      | -        | -      | 0     | 65   |
| FIFO            | -        | -      | -     | -    |
| Instance        | -        | -      | -     | -    |
| Memory          | -        | -      | -     | -    |
| Multiplexer     | -        | -      | -     | 30   |
| Register        | -        | -      | 18    | -    |
| Total           | 0        | 0      | 18    | 95   |
| Available       | 40       | 40     | 16000 | 8000 |
| Utilization (%) | 0        | 0      | ~0    | 1    |

Рис. 5.3. Utilization estimates



Рис. 5.4. Performance profile



Рис. 5.5. Scheduler viewer

|    | Resource\Control Step | C0 | C1           | C2    |
|----|-----------------------|----|--------------|-------|
| 1  | ⊡I/O Ports            |    |              |       |
| 2  | c(p0)                 |    | re           | ad    |
| 3  | b(00)                 |    | read         |       |
| 4  | a(p0)                 |    |              | write |
| 5  | ⊡Memory Ports         |    |              |       |
| 6  | c(p0)                 |    | read<br>read |       |
| 7  | b(0q)d                |    |              |       |
| 8  | a(p0)                 |    |              | write |
| 9  | ⊡Expressions          |    |              |       |
| 10 | i_1_fu_84             |    | +            |       |
| 11 | i_phi_fu_7l           |    | phi_mux      |       |
| 12 | exitcond_fu_78        |    | icmp         |       |
| 13 | tmp_1_fu_96           |    |              | +     |
|    |                       |    |              |       |

Рис. 5.6. Resource viewer

# 5.3. C/RTL моделирование



Рис. 5.7. Временная диаграмма

Как видно из диаграммы, выполнение одного цикла требует 2 такта (всего 16 циклов) и 1 такт для инициализации, в итоге Latency = 16\*2 + 1 = 33 Данные будут готовы на

выходе еще через 1 такт II = 33+1=34 По умолчанию интерфейсы реализованы как ар\_memory.

# 6. Решение 2а

# 6.1. Директивы

В данном решения были установлены директивы, приведённые ниже.



Рис. 6.1. Директивы

### 6.2. Синтез

По оценке производительности видно, что устройство соответствует заданным критериям.



Рис. 6.2. Performance estimates

# **Utilization Estimates**

# ∃ Summary

| Name            | BRAM_18K | DSP48E | FF    | LUT  |
|-----------------|----------|--------|-------|------|
| DSP             | -        | -      | -     | -    |
| Expression      | -        | -      | 0     | 78   |
| FIFO            | -        | -      | -     | -    |
| Instance        | -        | -      | -     | -    |
| Memory          | -        | -      | -     | -    |
| Multiplexer     | -        | -      | -     | 311  |
| Register        | -        | -      | 9     | -    |
| Total           | 0        | 0      | 9     | 389  |
| Available       | 40       | 40     | 16000 | 8000 |
| Utilization (%) | 0        | 0      | ~0    | 4    |

Рис. 6.3. Utilization estimates



Рис. 6.4. Performance profile



Рис. 6.5. Scheduler viewer

|    | Resource\Control Step | C0   | C1    | C2    | C3    | C4    | C5    | C6    | C7    | C8    |
|----|-----------------------|------|-------|-------|-------|-------|-------|-------|-------|-------|
| 1  | ⊡I/O Ports            |      |       |       |       |       |       |       |       |       |
| 2  | b(pl)                 | read | read  | read  | read  | read  | read  | read  | re    | ad    |
| 3  | b(p0)                 | read | read  | read  | read  | read  | read  | read  | re    | ad    |
| 4  | c(p0)                 | read | read  | read  | read  | read  | read  | read  | re    | ad    |
| 5  | c(pl)                 | read | read  | read  | read  | read  | read  | read  | re    | ad    |
| 6  | a(p0)                 |      | write |
| 7  | a(pl)                 |      | write |
| 8  | ⊡Memory Ports         |      |       |       |       |       |       |       |       |       |
| 9  | c(pl)                 | read | read  | read  | read  | read  | read  | read  | re    | ad    |
| 10 | c(p0)                 | read | read  | read  | read  | read  | read  | read  | re    | ad    |
| 11 | b(pl)                 | read | read  | read  | read  | read  | read  | read  | re    | ad    |
| 12 | b(p0)                 | read | read  | read  | read  | read  | read  | read  | re    | ad    |
| 13 | a(pl)                 |      | write |
| 14 | a(p0)                 |      | write |
| 15 | Expressions           |      |       |       |       |       |       |       |       |       |
| 16 | grp_fu_503            |      | +     | +     | +     | +     | +     | +     | +     | +     |
| 17 | grp_fu_510            |      | +     | +     | +     | +     | +     | +     | +     | +     |

Рис. 6.6. Resource viewer

# 6.3. C/RTL моделирование



Рис. 6.7. Временная диаграмма

При применении директивы UNROLL, цикл был «развернут» в связи с чем уменьшилось значение Latency с 33 до 8 Это связано с тем, что в предыдущем решении в проекте применялся один блок памяти для каждого массива, в данном же случае, для каждого массива используется 2 блока памяти что позволяет читать одновременно по 2 значения. Поскольку в цикле 16 итераций и одновременно читается по 2 значения, количество циклов уменьшается в 2 раза. И поскольку мы «развернули» оставшиеся 8 циклов в один каскад последовательный чтений/записи – результирующее значения Latency стало 8.

# 7. Решение 3а

# 7.1. Директивы

В данном решения были установлены директивы, приведённые ниже.



Рис. 7.1. Директивы

# 7.2. Синтез

По оценке производительности видно, что устройство соответствует заданным критериям.

# Performance Estimates ☐ Timing (ns)

# □ Summary

| Clock  | Target | Estimated | Uncertainty |
|--------|--------|-----------|-------------|
| ap_clk | 10.00  | 7.006     | 0.10        |

# □ Latency (clock cycles)

# ■ Summary

| Late | ency | Inte |     |      |  |  |  |
|------|------|------|-----|------|--|--|--|
| min  | max  | min  | max | Туре |  |  |  |
| 13   | 13   | 13   | 13  | none |  |  |  |

Рис. 7.2. Performance estimates

# **Utilization Estimates**

# □ Summary

| Name            | BRAM_18K | DSP48E | FF    | LUT  |
|-----------------|----------|--------|-------|------|
| DSP             | -        | -      | -     | -    |
| Expression      | -        | -      | 0     | 137  |
| FIFO            | -        | -      | -     | -    |
| Instance        | -        | -      | -     | -    |
| Memory          | -        | -      | -     | -    |
| Multiplexer     | -        | -      | -     | 126  |
| Register        | -        | -      | 31    | -    |
| Total           | (        | 0      | 31    | 263  |
| Available       | 40       | 40     | 16000 | 8000 |
| Utilization (%) | C        | 0      | ~0    | 3    |

Рис. 7.3. Utilization estimates



Рис. 7.4. Performance profile



Рис. 7.5. Scheduler viewer

|    | Resource\Control Step | C0 | C1      | C2    | C3    |  |
|----|-----------------------|----|---------|-------|-------|--|
| 1  | ⊡I/O Ports            |    |         |       |       |  |
| 2  | c(p1)                 |    | read    | re    | ad    |  |
| 3  | b(p1)                 |    | read    | re    | ad    |  |
| 4  | b(p0)                 |    | read    | re    | ad    |  |
| 5  | c(p0)                 |    | read    | re    | ad    |  |
| 6  | a(p0)                 |    |         | write | write |  |
| 7  | a(p1)                 |    |         | write | write |  |
| 8  | ⊡Memory Ports         |    |         |       |       |  |
| 9  | c(p0)                 |    | read    | re    | ad    |  |
| 10 | c(p1)                 |    | read    | re    | ad    |  |
| 11 | b(p1)                 |    | read    | re    | read  |  |
| 12 | b(0q)d                |    | read    | re    | ad    |  |
| 13 | a(p1)                 |    |         | write | write |  |
| 14 | a(p0)                 |    |         | write | write |  |
| 15 | ⊡Expressions          |    |         |       |       |  |
| 16 | i_1_3_fu_210          |    | +       |       |       |  |
| 17 | i_phi_fu_161          |    | phi_mux |       |       |  |
| 18 | i_l_s_fu_198          |    | 1       |       |       |  |
| 19 | exitcond_fu_182       |    | icmp    |       |       |  |
| 20 | grp_fu_168            |    |         | +     | +     |  |
| 21 | grp_fu_175            |    |         | +     | +     |  |
| 22 | i_1_2_fu_227          |    |         | T     |       |  |
| 23 | i_1_1_fu_216          |    |         | T     |       |  |

Рис. 7.6. Resource viewer

# 7.3. C/RTL моделирование



Рис. 7.7. Временная диаграмма

В данном случае использовался параметр factor 4, таким образом в проекте был синтезирован цикл на 4 итерации в каждом по 4 чтения/записи который требует 3 такта на выполнение +1 подготовительный такт – Latency =4\*3+1=13, II = Latency +1=14.

# 8. Решение 4а

# 8.1. Директивы

В данном решения были установлены директивы, приведённые ниже.



Рис. 8.1. Директивы

# 8.2. Синтез

По оценке производительности видно, что устройство соответствует заданным критериям.

# **Performance Estimates**

# □ Timing (ns)

# □ Summary

| Clock  | Target | Estimated | Uncertainty |
|--------|--------|-----------|-------------|
| ap_clk | 10.00  | 7.006     | 0.10        |

# □ Latency (clock cycles)

# ■ Summary

| Late | ency | Inte |     |      |
|------|------|------|-----|------|
| min  | max  | min  | max | Туре |
| 13   | 13   | 13   | 13  | none |

Рис. 8.2. Performance estimates

# **Utilization Estimates**

# Summary

| Name            | BRAM_18K | DSP48E | FF    | LUT  |
|-----------------|----------|--------|-------|------|
| DSP             | -        | -      | -     | -    |
| Expression      | -        | -      | 0     | 137  |
| FIFO            | -        | -      | -     | -    |
| Instance        | -        | -      | -     | -    |
| Memory          | -        | -      | -     | -    |
| Multiplexer     | -        | -      | -     | 126  |
| Register        | -        | -      | 31    | -    |
| Total           | 0        | 0      | 31    | 263  |
| Available       | 40       | 40     | 16000 | 8000 |
| Utilization (%) | 0        | 0      | ~0    | 3    |

Рис. 8.3. Utilization estimates



Рис. 8.4. Performance profile



Рис. 8.5. Scheduler viewer

|    | Resource\Control Step | C0 | C1      | C2    | C3    |
|----|-----------------------|----|---------|-------|-------|
| 1  | ⊡I/O Ports            |    |         |       |       |
| 2  | c(p0)                 |    | read    | read  |       |
| 3  | b(p1)                 |    | read    | read  |       |
| 4  | c(p1)                 |    | read    | read  |       |
| 5  | b(p0)                 |    | read    | read  |       |
| 6  | a(p1)                 |    |         | write | write |
| 7  | a(p0)                 |    |         | write | write |
| 8  | ⊡Memory Ports         |    |         |       |       |
| 9  | c(p0)                 |    | read    | read  |       |
| 10 | b(p1)                 |    | read    | read  |       |
| 11 | b(p0)                 |    | read    | read  |       |
| 12 | c(p1)                 |    | read    | read  |       |
| 13 | a(p1)                 |    |         | write | write |
| 14 | a (p0)                |    |         | write | write |
| 15 | Expressions           |    |         |       |       |
| 16 | i_1_3_fu_210          |    | +       |       |       |
| 17 | i_phi_fu_161          |    | phi_mux |       |       |
| 18 | i_1_s_fu_198          |    | 1       |       |       |
| 19 | exitcond_fu_182       |    | icmp    |       |       |
| 20 | grp_fu_175            |    |         | +     | +     |
| 21 | grp_fu_168            |    |         | +     | +     |
| 22 | i_1_1_fu_216          |    |         | T     |       |
| 23 | i_1_2_fu_227          |    |         | T     |       |

Рис. 8.6. Resource viewer

# 8.3. С/RTL моделирование



Рис. 8.7. Временная диаграмма

Данное решение полностью совпадает с предыдущим.

# 9. Вывод

С помощью директивы UNROLL можно «развернуть» цикл для получения конвейера, однако, чем больше «глубина» такого конвейера, тем больше количество затраченных ресурсов. Для управления глубиной конвейера используется параметр factor что позволяет балансировать между пропускной способностью и требуемыми ресурсами.